一种微处理器二级Cache的优化设计
DOI:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TP303

基金项目:

国家自然科学基金


Optimized Design of L2 Cache in a Multiprocessor System
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    现代微处理器设计中,多级Cache是弥补CPu和存储器之间速度差异的有效途径之一,其中二级Cache对于提高存储系统的性能有着重要的作用.提出了一种支持多处理器系统的32位RISC处理器"龙腾"R2的二级Cache单元的设计方案,讨论了如何用MEI协议保证存储一致性,以及二级Cache控制器的设计和优化方法.仿真和综合结果证明,该设计满足处理器的要求.

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文

王思瑶,樊晓桠,肖楠. 一种微处理器二级Cache的优化设计[J]. 科学技术与工程, 2008, (9): 2356-2360.
WANG Si-yao, FAN Xiao-ya, XIAO Nan. Optimized Design of L2 Cache in a Multiprocessor System[J]. Science Technology and Engineering,2008,(9):2356-2360.

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:2007-12-18
  • 录用日期:
  • 在线发布日期:
  • 出版日期:
×
律回春渐,新元肇启|《科学技术与工程》编辑部恭祝新岁!
亟待确认版面费归属稿件,敬请作者关注