基于CPLD的CMOS图像传感器的驱动电路设计
DOI:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TN911.73

基金项目:


Design of Driving Circuit for CMOS Camera Based on CPLD Technology
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    在分析CYPRESS公司的IBIS5-A-1300-CMOS驱动时序的基础上,设计了多斜率积分的驱动时序发生器。选用复杂可编程器件(CPLD)作为硬件设计载体,使用VHDL语言对驱动时序发生器进行了硬件描述。采用QuartusⅡ5.0软件对所做的设计进行了功能仿真,针对ALTERA公司的CPLD器件MAXⅡEPM570T144C3进行适配。系统测试结果表明,所设计的驱动时序发生器满足CMOS相机驱动要求,而且在同步快门下还能调节积分时间。

    Abstract:

    参考文献
    相似文献
    引证文献
引用本文

邢汝佳 张伯珩 边川平 朱志成. 基于CPLD的CMOS图像传感器的驱动电路设计[J]. 科学技术与工程, 2007, (10): 2354-2357.
XING Ru-jia, ZHANG Bo-heng, BIAN Chuan-ping, et al. Design of Driving Circuit for CMOS Camera Based on CPLD Technology[J]. Science Technology and Engineering,2007,(10):2354-2357.

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2007-01-08
  • 最后修改日期:2007-01-08
  • 录用日期:
  • 在线发布日期:
  • 出版日期:
×
律回春渐,新元肇启|《科学技术与工程》编辑部恭祝新岁!
亟待确认版面费归属稿件,敬请作者关注