基于CPLD/FPGA的PCI仲裁器实现
DOI:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TP336 TP334.7

基金项目:

中国科学院上海技术物理研究所创新项目(No.070715)资助


Design of PCI Arbiter Based on CPLD/FPGA
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    介绍了PCI仲裁的原理,在此基础上描述了基于CPLD/FPGA的一种具有循环优先级通用的PCI仲裁器设计方案,并采用Verilog硬件描述语言设计实现,给出了仿真结果。

    Abstract:

    The basic principle of PCI bus arbitration and the characteristic of CPLD/FPGA are described. The design of PCI arbiter based on circular priority algorithm is realized with Verilog HDL. The simulation result is given.

    参考文献
    相似文献
    引证文献
引用本文

孙方 代作晓 华建文 窦秀明. 基于CPLD/FPGA的PCI仲裁器实现[J]. 科学技术与工程, 2006, (22): 3634-3636.
SUN Fang, DAI Zuoxiao, HUA Jianwen, et al. Design of PCI Arbiter Based on CPLD/FPGA[J]. Science Technology and Engineering,2006,(22):3634-3636.

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2006-06-28
  • 最后修改日期:2006-06-28
  • 录用日期:
  • 在线发布日期:
  • 出版日期:
×
律回春渐,新元肇启|《科学技术与工程》编辑部恭祝新岁!
亟待确认版面费归属稿件,敬请作者关注