基于DDS和PLL技术实现的L波段高码速率(16Mb/s)MSK调制源
DOI:
作者:
作者单位:

四川九洲电器集团有限责任公司,四川九洲电器集团有限责任公司,四川九洲电器集团有限责任公司,四川九洲电器集团有限责任公司

作者简介:

通讯作者:

中图分类号:

TN74

基金项目:


L-band High Code Rate (16Mb/s) MSK Modulation Source Based on DDS and PLL Technology
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    本文介绍了一种实现MSK调制信号的方法。该方法结合了DDS和PLL技术的特点,采用二次混频方案,实现了码速率达16Mb/s的L波段(1030MHz和1090MHz)MSK调制信号源。文中对调制后的信号质量进行了测试,并通过测试结果对DDS系统时钟与FPGA系统时钟同步的重要性进行了说明。测试结果表明该信号源的EVM RMS值最大为6.7%(在1030MHz时测得),最小仅为2.3%(在1090MHz时测得),并且当DDS系统时钟与FPGA系统时钟同步时,其调制信号的信号质量要大大优于两者不同步时的信号质量。

    Abstract:

    This paper has introduced a method to realize MSK modulation signals. This method combines the characteristics of DDS and PLL technology, using twice-mixing solutions to achieve a L-band (1030MHz and 1090MHz) MSK modulation signal source, of which code rate is up to 16Mb/s. Modulated signal quality has been tested and the importance of the synchronization of DDS system clock and FPGA system clock is also described in this paper. Test results show that the maximum value of EVM RMS of this signal source is 6.7% (when measured at 1030MHz), and the minimum value is only 2.3% (when measured at 1090MHz), and when DDS system clock and FPGA system clock is synchronous, the modulated signal quality is much better than that which is tested when DDS system clock and FPGA system clock is asynchronous.

    参考文献
    相似文献
    引证文献
引用本文

杨杰,杨光,孙敏,等. 基于DDS和PLL技术实现的L波段高码速率(16Mb/s)MSK调制源[J]. 科学技术与工程, 2014, 14(1): .
Yang Jie, Yang Guang, Sun Ming, et al. L-band High Code Rate (16Mb/s) MSK Modulation Source Based on DDS and PLL Technology[J]. Science Technology and Engineering,2014,14(1).

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2013-07-17
  • 最后修改日期:2013-09-03
  • 录用日期:2013-09-16
  • 在线发布日期: 2014-01-21
  • 出版日期:
×
律回春渐,新元肇启|《科学技术与工程》编辑部恭祝新岁!
亟待确认版面费归属稿件,敬请作者关注